{$cluname}

科伟奇论坛 » 军事航空航天 » 航天和军用产品应用


‹‹上一主题 | 下一主题›› 查看 5001
发表一个新帖子 发表回复

标题 航天和军用产品应用 在百度搜索本主题 [ 搜 ] [ 打印 ] [ 推荐 ] [收藏帖子] [ 收藏到新浪VIVI] [ 订阅 ]

tea (附小一年级)
楼主   [点击复制本网址] [ 字体: ] [ 编辑 ] [ 报告 ] [评分]
Rank:1
Rank:1
UID 158
帖子 2
积分 6 点
金币 11 枚
魅力 5 度
注册 2010年7月8日
航天和军用产品应用
减轻辐射影响
在高辐射环境的设计中,设计者面临很多特殊的挑战。Xilinx 航天和军用产品应用小组为用户提供了多种信息和技术满足他们独特的设计需求。

会议论文

  • 与应用相关的会议资料
    Xilinx FPGA 是许多军用和航天会议论文的主体。可以从最近的 NSREC 和 MAPLD 会议论文中选择;如需完整的会议论文列表,请登录会议网站:
  • “基于动态可重配置 FPGA 的空间应用的 SEU 容限控制”
    MAPLD 2003 论文 C2。Stefano Baldacci、Francesco Cuzzocrea、Alessandro Donati、Tommaso Ramacciotti 和 Kayser Italia Srl。意大利里窝那市
    • 摘要:baldacci_a.html
      论文“基于动态可重配置 FPGA 的空间应用的 SEU 容限控制”的概要。
    • 演讲:c2_baldacci_s.ppt
      涉及 Kayser Italia 为欧洲空间局开发的 GABRIEL 实验模块的重设计方面的 PowerPoint 演示,其用于探索动态可重配置 FPGA 的优势。
    • 论文:c2_baldacci_p.doc
      论文“基于动态可重配置 FPGA 的空间应用的 SEU 容限控制”指出在复杂系统中使用动态可编程 FPGA 具有很多优势。
  • “在存在配置混乱情况下的可编程输入/输出引脚的可靠性”
    MAPLD 2002 论文 C3。Michael Wirthlin(1)、Nathan Rollins(1)、Michael Caffrey(2) 和 Paul Graham(2)
    (1) BYU
    (2) Los Alamos 国家实验室
    • 摘要:wirthlin_a.pdf
      论文“在存在配置混乱情况下的可编程输入/输出引脚的可靠性”的概要。
    • 演讲:c3_wirthlin_s.pdf
      “SRAM FPGA 在空间应用中的优势”的 PowerPoint 演示。
    • 论文:c3_wirthlin_p.pdf
      论文“在存在配置混乱情况下的可编程输入/输出引脚的可靠性”指出现场可编程门阵列(FPGA)以其在系统可重编程性而成为基于空间的应用的一个引人注目的硬件设计选项。
  • “用于空间可重配置计算的 Virtex FPGA 的辐射测试更新、SEU 减缓和可用性分析”
    MAPLD 2000 论文 P30。Carl Carmichael(1)、Earl Fuller(2)、Joe Fabula(1) 和 Fernanda De Lima(3),11/99。
    (1) Xilinx 公司
    (2) Novus Technologies 公司
    (3) 巴西南里约格兰德联邦大学(UFRGS)

    • 摘要:Fuller_A.pdf
      论文“用于空间可重配置计算的 Virtex FPGA 的辐射测试更新、SEU 减缓和可用性分析”的概要。
    • 演讲:P30_Fuller_S.pdf
      “用于空间可重配置计算的 Virtex FPGA 的辐射测试更新、SEU 减缓
      和可用性分析”
      的 PowerPoint 演示。
    • 论文:P30_Fuller_P.pdf
      论文“用于空间可重配置计算的 Virtex FPGA 的辐射测试更新、SEU 减缓和可用性分析”指出轨道遥感仪器和系统可以得益于性能高、适应性强的元件,如现场可编程 SRAM 门阵列(FPGA)。
  • “空间应用中 Virtex FPGA 的 SEU 缓解技巧”
    MAPLD 1999 论文 B2A。Carl Carmichael,Xilinx 公司。
    • 演讲:B2A_Carmichael_S.PDF
      PowerPoint 演示“空间应用中 Virtex FPGA 的 SEU 缓解技巧”
    • 论文:B2A_Camichael_S.PDF
      论文“空间应用中 Virtex FPGA 的 SEU 缓解技巧”介绍了 Virtex 系列 FPGA 架构的几种可靠的 SEU 缓解技巧,其可以在检测并纠正静态单粒子翻转的同时保持功能的完整性。
  • ''现场可编程门阵列:用于快速技术插入的现货 QML 元件”
    MAPLD 1998 PAB6。Howard Bogrow,Xilinx 公司。




此用户离线!
共计在线时长10分钟2010/7/8 10:06:53
[ 资料 ] [ 短信 ] [ 好友 ] [ 文集 ] [ 引用 ] [ 回复 ] 点击返回顶部

« 首页1 »1/共1页


查看积分策略说明快速回复你的内容
快捷回复标题 (选填) 快捷插入表情图标
验 证 码  点击获取验证码
快捷回复内容

自动复制

Powered by TEAM 2.0.5 Release - ACC © 2005 Team5 Studio All rights reserved